SENIOR FIRMWARE ENGINEER (FPGA & DO-254 SPECIALIST)

OKATIM Italia · Roma, Lazio, Italia · · 50€ - 70€


Descrizione dell'offerta

In ottica di crescita ed espansione continua, siamo alla ricerca di un Firmware Architect – FPGA & DO-254 per un Cliente leader nel settore Electronic Warfare e sistemi di difesa elettronica. I candidati ideali saranno inseriti presso il team progettuale del Cliente situato nella provincia di Roma.

Responsabilità

  • Analisi dei requisiti hardware e gestione sistemistica, inclusa la specifica, la scomposizione e la tracciabilità end-to-end (RTM) secondo i processi certificativi e di sicurezza.
  • Progettazione e sviluppo RTL (VHDL/Verilog) di logiche programmabili complesse per FPGA/SoC (Xilinx o Intel), implementando algoritmi DSP e interfacce di comunicazione ad alta velocità.
  • Sviluppo Model-Based Design tramite Matlab/Simulink e tool di autocoding per l’elaborazione di segnali radar e logiche di controllo.
  • Verifica, simulazione e analisi temporale statica (Static Timing Analysis) pre/post sintesi e test funzionali per validare la logica rispetto ai requisiti e alle specifiche hardware.
  • Redazione e gestione della documentazione tecnica e delle evidenze oggettive per la certificazione DO-254 e il raggiungimento del livello di integrità (DAL) richiesto.
  • Supporto tecnico trasversale al team di progetto durante tutte le fasi del ciclo di vita del prodotto.

Profilo ideale

  • Laurea Magistrale in Ingegneria Elettronica o Ingegneria delle Telecomunicazioni (il Dottorato di Ricerca è considerato un forte plus).
  • Esperienza superiore a 5 anni in ruoli analoghi focalizzati sullo sviluppo firmware per applicazioni critiche.
  • Conoscenza approfondita dello standard hardware aeronautico DO-254.
  • Padronanza dei linguaggi di descrizione hardware VHDL e Verilog e dei linguaggi di scripting TCL, Python e Shell.
  • Esperienza avanzata con toolchain FPGA quali Xilinx Vivado e/o Intel Quartus Prime.
  • Competenza nell’uso di MATLAB e Simulink (inclusi System Generator, DSP Builder o HDL Coder) per il Model Based Design.
  • Conoscenza dei principi di Elaborazione Digitale dei Segnali (DSP) e delle architetture di comunicazione analogica/digitale.
  • Attitudine sistemistica, autonomia nella gestione dei cicli di simulazione e nella risoluzione di problematiche di timing su design ad alta frequenza.

Cosa offriamo

  • Inquadramento a tempo indeterminato con livello commisurato all’esperienza del candidato.

Annuncio rivolto a candidati di qualsiasi genere (D.Lgs. 198/2006 e s.m.i.).

#J-18808-Ljbffr

Candidatura e Ritorno (in fondo)